Changes between Version 2 and Version 3 of Ticket #34


Ignore:
Timestamp:
Sep 4, 2009, 5:33:25 PM (15 years ago)
Author:
/C=FR/O=CNRS/OU=UMR8607/CN=Ronic Chiche/emailAddress=ronic@…
Comment:

Legend:

Unmodified
Added
Removed
Modified
  • Ticket #34 – Description

    v2 v3  
    22'''04.09.09[[BR]]'''
    33[[BR]]
    4 
    5 On veut connaitre le gain reel sur chacune des voies de feedback (actuellement 2) afin de pouvoir avoir un plot correct de la fonction de transfert dans l'IHM.
    6 
    7 chacune de ces voies integre :[[BR]]
    8 * sur PCB : gain ADC ajustable 14b + ADC 14b[[BR]]
    9 * dans le FPGA : signal LO (DDS) + Mixer + FIR passe-bas + SOS x4[[BR]]
    10 * sur PCB : DAC 14b + gain DAC ajustable 8b[[BR]]
    114
    125suite a des mesures inexplicables sur la valeur des gains, nous avons constate la presence de capacites (100pF) sur l'ampli qui drive les 8 ADCs. Ces capacites etaient justifiees du temps ou le signal d'entree PDH etait en DC. Aujourd'hui avec le DPDH, le signal d'entree est porte a 5MHz a peu pres et 100pF x 500ohms donne un frequence trop basse de coupure.