Opened 16 years ago

Last modified 16 years ago

#34 new Measurement

Filtrage par capa des ADCs et DACs — at Initial Version

Reported by: /C=FR/O=CNRS/OU=UMR8607/CN=Ronic Chiche/emailAddress=ronic@… Owned by:
Priority: major Milestone: Finesse = 30000
Component: Digital Feedback System Version: 1.0
Keywords: Cc:

Description




04.09.09

On veut connaitre le gain reel sur chacune des voies de feedback (actuellement 2) afin de pouvoir avoir un plot correct de la fonction de transfert dans l'IHM.

chacune de ces voies integre :

  • sur PCB : gain ADC ajustable 14b + ADC 14b
  • dans le FPGA : signal LO (DDS) + Mixer + FIR passe-bas + SOS x4
  • sur PCB : DAC 14b + gain DAC ajustable 8b

suite a des mesures inexplicables sur la valeur des gains, nous avons constate la presence de capacites (100pF) sur l'ampli qui drive les 8 ADCs. Ces capacites etaient justifiees du temps ou le signal d'entree PDH etait en DC. Aujourd'hui avec le DPDH, le signal d'entree est porte a 5MHz a peu pres et 100pF x 500ohms donne un frequence trop basse de coupure.

NOUS AVONS DONC SUPPRIME TOUTES LES CAPAS 100pF
POUR LES REMPLACER PAR DES 22pF UNIQUEMENT SUR LES VOIES
CH1 (TRANS) / CH2 (RF1) / 3 (RF2)

sur la partie DAC les signaux de sortie n'excedent pas les 1MHz.

NOUS AVONS PLACE UNE CAPA DE 220pF SUR LA VOIE IF2 (CH16)

Change History (0)

Note: See TracTickets for help on using tickets.